工学 >>> 计算机科学技术 >>> 计算机工程 >>> 计算机处理器技术 >>>
搜索结果: 166-180 共查到计算机处理器技术相关记录348条 . 查询时间(2.984 秒)
网络处理器具有并行体系结构,而其高级语言往往具有串行语义。对串行程序进行并行化编译要求引入同步,而同步的优劣又影响生成代码的执行效率。针对网络处理器上的程序,提出一个对同步进行优化的程序划分算法以增加程序的并行性。实验数据表明,在一些有代表性的网络应用上,该算法可提高程序的并行性,并提升性能。
介绍一款基于环形振荡器的真随机数产生器。电路使用固定频率时钟采样可控频率振荡器的输出,使用级间反馈随机改变可控频率振荡器的振荡频率。设计启动电路来保证环形振荡器快速起振,在使能信号无效时断开振荡电路以节省功耗。电路采用CMOS 0.18 μm标准工艺实现,使用Hspice_RF仿真环形振荡电路的相位抖动以获得最优设计参数。仿真结果表明,电路在输出速率为1 Gb/s时产生的随机序列具有良好的随机性,...
采用软硬件结合的方法,给出一种基于VLIW的并行可配置椭圆曲线密码体制(ECC)专用指令协处理器架构。该协处理器采用点加、倍点并行调度算法,功能单元微结构采用可重构的思想,具有高度灵活性与较高运算速度,能支持域宽可伸缩的GF(p)与GF(2m)有限域上的可变参数Weierstrass曲线,签名认证算法可升级。实验结果表明,GF(p)域上192 bit的ECC点乘运算只需0.32 ms,比其他同类芯...
在统计分析8个典型测试程序的模拟运行的基础上,提出在多核处理器的私有L1上对部分只读共享数据进行复制以加快访问速度,对读-写共享数据采用“原地通信”策略,以减少一致性开销,针对其中的“写无效化共享标记”问题提出一种更简单的解决方法。从模拟实验的统计分析可知,采用这2种策略可获得比传统策略更小的平均访问时延和更高的空间利用率。
基于软件实现的分布式防火墙存在“功能悖论”,基于专用网络处理器的硬件防火墙成本较高、难以普及到网络末端。该文针对以上问题,提出一种基于ARM处理器的嵌入式防火墙设计方案,采用核心板+扩展板的分板设计,进行U-Boot的定制、嵌入式操作系统的移植、网卡驱动及包过滤引擎的实现。实验结果表明,该防火墙实现成本小、处理速度快,在其硬件平台上可进行后续安全软件的开发。
针对当前微处理器的高速处理性能,提出把微处理器作为基本的运算与控制单元,代替专用的数字信号处理芯片来执行控制动作。并以AVR单片机ATMEGA16L芯片为例,探讨设计过程中的程序优化策略及其他注意事项,为复杂控制算法在通信领域中的应用开辟一条新的途径。
针对Blackfin处理器强大的多媒体性能,研究图形用户界面(GUI)的相关优化技术,完成一个基于uClinux的嵌入式GUI系统。该系统具有体积小、高性能等特点,适用于需要高分辨率显示的电子产品。将该嵌入式GUI与Microwindows进行比较,相关的性能测试结果证明,该嵌入式GUI的实现为高性能嵌入式多媒体产品奠定了基础。
提出一种能同时在素数域和二进制有限域下支持任意曲线、任意域多项式的高速椭圆曲线密码体系(ECC)协处理器。该协处理器可以完成ECC中的各种基本运算,根据指令调用基本运算单元完成ECDSA及其他改进算法。支持384位以下任意长度的ECC应用,采用基于字的模乘器、操作数分离、RAM阵列等技术提高系统性能。
针对多处理器系统通信带宽的高需求,结合LocalLink协议和Batcher-Banyan交换网络,提出一种适合在FPGA中实现的动态互连网络。与传统总线互连方式相比,该系统的通信性能有了较大的提高,仅占用少量硬件资源,便于集成新的通信接口,为多处理器系统设计提供了一种高性能且灵活的互连方式。
描述一个与MIPS32指令集兼容的CPU模拟器设计方案,该方案用C语言描述处理器的硬件行为,模拟CPU指令的执行过程,实现MIPS32除浮点运算指令以外的所有指令,有大小可配的主存储器、指令和数据统一的二相关高速缓存Cache,内置类型可配的分支预测器和ELF文件解析器,并给出设计的应用实例。
在嵌入式多处理器系统互联中,为满足大量实时数据的传输,要求互联总线具备高带宽、低延迟、高可扩展性和高可靠性等特点,导致传统的共享总线方式成为数据交互的瓶颈。该文对比分析当前流行的互联总线技术,研究StarFabric互联技术的特点,包括网络拓扑结构设计和StarFabric软件技术等,设计并实现基于高速总线的简单通信协议。通过实际应用测试验证其具有高带宽、低延迟的特点。
在以国产CPU龙芯2E为核心的PC104 Plus处理器模块上移植嵌入式实时操作系统μC/OS-II,对其实时性能进行评价。阐述处理器相关函数的编写及与PMON的整合等关键技术,讨论系统实时性能评价的一般方法,包括Rhealstone方法、进程分派延迟时间法和三维表示法等。在此基础上选择Rhealstone方法中的2个指标对整个系统的实时性能进行分析。实验结果表明,系统的实时性能可满足一般实时系统...
研究并设计高性能基4快速傅里叶变换(FFT)处理器。采用基4算法、流水线结构的蝶形运算单元,提高了处理速度,使芯片能在更高的时钟频率上工作。运用溢出检测状态机对每个蝶形运算单元输出的数据进行块浮点检查,确保对溢出情况进行正确判断。验证与性能评估结果表明,该FFT处理器具有较高性能。
为了提高双核处理器系统的性能,提出一种基于可扩展固件接口(EFI)、利用双核技术和IPI协议实现的协处理器模型。在EFI的DXE阶段,利用IPI协议引导启动一个与EFI系统并行的用户操作系统,将EFI系统作为一个后台服务系统(协处理器)处理用户系统的RPC请求。实验证明该分工协助的方式可以提高双核处理器系统的整体性能。

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...