工学 >>> 计算机科学技术 >>> 计算机工程 >>> 计算机处理器技术 >>>
搜索结果: 1-7 共查到知识库 计算机处理器技术 DSP相关记录7条 . 查询时间(0.154 秒)
针对当前微处理器的高速处理性能,提出把微处理器作为基本的运算与控制单元,代替专用的数字信号处理芯片来执行控制动作。并以AVR单片机ATMEGA16L芯片为例,探讨设计过程中的程序优化策略及其他注意事项,为复杂控制算法在通信领域中的应用开辟一条新的途径。
结合ESL中事务建模的方法,提出一种DSP微处理器周期精确的行为模型的建立方法。该模型描述DSP处理器设计中内部各子模块的功能划分、流水线的组织及指令的周期行为等关键问题。借助ESL仿真工具,用户可以方便地观察到处理器模型的内部操作,简化了对设计的理解,为逻辑设计和功能验证提供了参考依据,加快了处理器设计与验证的进程。
详细分析了TI公司TMS320C40和TMS320VC5402两类DSP芯片的系统引导特点。在了解机理的基础上,叙述了工程设计中创建系统引导表的具体步骤,给出了创建步骤中所需的链接文件范例,并进行了说明。
探讨了在使用总线与主机连接的多DSP系统上构建交叉调试器的方法,分析了在多DSP系统中使用硬件仿真器进行调试的不足,讨论了在DSP上实现软件调试器的基本原理。针对DSP资源有限的特点,提出了动态monitor的方式降低调试器对DSP的资源占用。测试和使用表明,与硬件仿真器相比,基于总线的软件调试器具有更好的性能、更高的性价比以及更好的多处理器支持。
为了在完成实时数据采集处理的同时还能进行各种控制,设计了一种基于DSP 和MCU的双CPU数据采集处理系统。阐述了该系统中高速A/D转换器与DSP接口、FLASH自举引导加载以及单片机与DSP通过主机接口(HPI)通信的具体实现方法。通过运行数据采集程序及处理程序,表明该系统工作稳定可靠。
一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。
该项目完成自主知识产权的高速高位嵌入式DSP芯片的设计,集成DSP内核、实施操作系统、系统开发工具、实施在线调试工具等结构,搭建该芯片完整的SOC开放平台。该芯片采用0.18微米工艺,每秒运行3亿次指令的高端处理能力,时针300MHz。低功耗时钟频率130MHz,低功耗指标0.25毫瓦每MIPS32位乘法器能够在一个指令周期完成。可同时实现信号处理和微控制功能,做到一芯二用,可广泛应用于国防、科研...

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...