工学 >>> 计算机科学技术 >>> 计算机工程 >>> 计算机元器件 计算机处理器技术 计算机存储技术 计算机外围设备 计算机制造与检测 计算机高密度组装技术 计算机工程其他学科
搜索结果: 1-15 共查到计算机工程 高性能相关记录25条 . 查询时间(1.456 秒)
中国科学技术大学李晓光团队基于铁电隧道结量子隧穿效应,研发了具有亚纳秒信息写入速度的超快原型存储器,并可用于构建存算一体人工神经网络,该研究成果近日在线发表于《自然—通讯》。
我校郭光灿院士团队在量子存储领域取得重要进展。该团队李传锋、周宗权等人采用飞秒激光微加工技术制备出高保真度的可集成固态量子存储器,并基于自主研制设备首次实现稀土离子的电子自旋及核自旋相干寿命的全面提升。相关成果分别于2月20号和28号发表在著名物理学期刊Optica和Physical Review Applied上。量子存储器是构建量子网络的核心器件,它可以有效地克服信道损耗从而拓展量子通信的工作...
基于固态硬盘的RAID-6阵列,在每次数据更新时,都需要计算和写入校验信息,降低了阵列的性能和缩短了固态硬盘的使用寿命,该论文提出了一种基于延迟写入校验信息策略的RAID-6,称为PRAID-6.在每次数据更新时,PRAID-6只计算部分校验信息,写入非易失性存储器P-Cache.在垃圾回收时,将部分校验信息与原校验信息合并,产生新的校验信息,写入固态硬盘.通过实验测试结果表明PRAID-6的响应...
提出一种高性能并行快速傅里叶变换(FFT)处理器的设计方案,采用4个蝶形单元进行并行处理,利用改进的无冲突操作数地址映射方式,保证每个周期同时读取和写入16个数据。给出该处理器的FPGA实现,性能评测结果表明,与其他FFT处理器相比,该并行FFT处理器的性能较优,能满足实际应用需求。
近年来,传统的SOC设计方法已无法跟上数据密集型应用的需求。采用了一种面向应用的设计思路,通过添加定制的协处理器和扩展指令集的方式来加速语音编解码算法。选用可配置的LEON-2 RISC软核,并嵌入特别定制的向量乘累加单元来减少运算密集型模块的计算时间,采用不添加新的IP模块的方法改善性能。实验结果表明,对于大量使用乘累加运算的编解码算法,其加速效果最为明显,运算时间平均减少了45%。目前,整个系...
在视频编码的运动估计运算中,全搜索结构最为主流,然而相应传统的全搜索1-D、2-D脉动结构或树形结构在计算的过程中,往往会出现I/O带宽大或计算效率低等问题。针对这些问题,提出一种新的数据流和相应的两维脉动阵列结构,利用相邻当前块搜索域的数据重合,在保证高性能的同时最大程度地减小I/O带宽。结果表明,提出的结构可以在256周期内完成一个宏块41个运动矢量计算,并且只有3个数据输入。
研究并设计高性能基4快速傅里叶变换(FFT)处理器。采用基4算法、流水线结构的蝶形运算单元,提高了处理速度,使芯片能在更高的时钟频率上工作。运用溢出检测状态机对每个蝶形运算单元输出的数据进行块浮点检查,确保对溢出情况进行正确判断。验证与性能评估结果表明,该FFT处理器具有较高性能
作为全球领先的ePlatform服务提供商,研华近日推出新款紧凑型高性能的嵌入式工控机ARK-6310-6M01E。该产品配有Intel Core 2 Duo处理器、集成Mini-ITX 母板和Intel 965GME芯片组。无风扇设计不会产生噪音,在恶劣环境下的操作可靠性高。紧凑坚固的工业系统功能强大,集成的嵌入式机箱还具有强扩展性,尤其适合工业自动化、自助服务机/POI、数字看板(DSA)、博...
作为全球工业电脑领先供应商的研华公司,荣幸地推出一款尺寸和性能都优于ARK-3000产品线其它产品的新产品--ARK-3399。ARK-3399为嵌入式应用的开发商提供了更高的灵活性、可靠性和更快的存储速度。其丰富的I/O接口设计使之成为各种应用的最佳选择,如自动售货机、销售点终端机(POS)、兴趣点(POI)、加油站分配器控制、数字标牌、高性能嵌入式控制系统等。ARK-3399的半高铝制机箱采用...
DSP处理器面向数字信号处理领域,具有高度的实时性要求。论文设计了一种能够满足DSP处理器特殊寻址方式的地址产生单元,同时支持并行指令的执行,实现了算术运算与地址运算的并行处理,有效地提高了数字信号的处理速度。
提出了一种支持子字并行的乘法器体系结构,并完成了其VLSI设计与实现。该乘法器在16 bit阵列子字并行结构的基础上,扩展了有符号与无符号之间的混合操作,采用多周期合并技术,实现了32 bit宽度的子字并行,并支持子字模式的乘累加,同时采用流水线设计技术,能够在单周期内完成4个8×8、2个16×16或1个32×16的有符号/无符号乘法操作。0.18 μm的标准单元库的实现表明该乘法器既能减小面积又...
介绍了一种高性能DSP位操作加速器实现方法。该方法通过使用分层位操作电路取代分层MUX选择电路实现位操作加速来减少电路时延,使得位操作加速器的时间复杂度从O(N)降到了O( )。综合结果表明使用该方法设计的32-位位操作加速器有很大的性能提升。
高性能通用CPU设计     高性能  通用  CPU       2008/12/15
“龙芯“系列处理器及其IP是国家863计划和中国科学院知识创新工程共同支持的重大项目,其中龙芯1号CPU是国内研制的第一款通用CPU。中科院计算所拥有龙芯的全部知识产权。龙芯处理器的指令系统与MIPS指令系统兼容。龙芯1号采用了动态流水线结构,定点字长32位,浮点字长64位,片内含8KB-16KB指令cache和8KB-16KB数据cache,及48项的TLB,支持精确例外处理。龙芯1号处理器的最...
中国科学院计算技术研究所和研祥集团2008年12月8日签署战略合作协议,研祥集团将加强龙芯CPU在其特种计算机产品中的应用,以推动龙芯CPU在高性能嵌入式计算机领域的产业化发展。
该系列保护是以高性能单片微处理器为核心构成的可直接安装于开关柜的微机保护,具有集多种保护力一体、测量和时间精度高、性能价格比高、安全可靠等优点,可取代传统的电磁型保护,广泛用于冶金、石油、化工、煤炭、电力等行业。该装置在功能上实现了动作报告记忆、自动检测、自动诊断、自动显示负荷电流、自动报警等功能,采用全密封嵌入式结构,可防潮、防尘、防震。

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...